## บทที่ 3 โพรเซสเซอร์และการทำงาน

หน้าที่หลักของไมโครโพรเซสเซอร์คือการคำนวณทางด้านคณิตศาสตร์และลอจิก โดยไมโคร โพรเซสเซอร์จะทำการอ่านโปรแกรมจากหน่วยความจำโดยไมโครโพรเซสเซอร์จะเชื่อมต่อกับหน่วย ความจำและระบบอินพุตเอาต์พุตผ่านกลุ่มของสายสัญญาณที่เราเรียกว่า bus โดยบัสของไมโคร โพรเซสเซอร์จะประกอบไปด้วย สัญญาณ 3 กลุ่มดังแสดงในสไลด์หน้าที่ 4 ได้แก่

- Address bus
- Data bus
- Control bus

สัญญาณ Address bus ใช้ในการระบุหมายเลขตำแหน่งของหน่วยความจำ โดยจำนวนบิต ของสัญญาณ Address bus จะเป็นตัวบอกว่าไมโครโพรเซสเซอร์สามารถอ้างหน่วยความจำสูงสุดได้ เท่าใด ไมโครโพรเซสเซอร์ที่มีจำนวน Address bus จำนวน n เส้นจะสามารถอ้างหน่วยความจำได้ สูงสุดเท่ากับ 2" แอดเดรส ส่วนสัญญาณ Data bus ใช้ในการรับส่งข้อมูลระหว่างไมโครโพรเซสเซอร์ กับหน่วยความจำและระบบอินพุตเอาต์พุต โดยจำนวนบิตของสัญญาณ Data bus จะบอกถึง ความสามารถในการอ่านหน่วยความจำว่าการอ่านหน่วยความจำ 1 ครั้งสามารถได้ข้อมูลจำนวนกี่บิต ส่วนสัญญาณ Control bus จะใช้ระบุว่าในการติดต่อกับหน่วยความจำหรืออุปกรณ์ I/O นั้นต้องการ ทำโอเปอเรชั่นอะไร เช่น การอ่านหน่วยความจำ การเขียนหน่วยความจำ การอ่านอุปกรณ์ I/O การ เขียนข้อมูลลงสู่อุปกรณ์ I/O เป็นต้น

ในการระบุขนาดของไมโครโพรเซสเซอร์จะดูที่ความสามารถในการคำนวณตัวเลขในแต่ละครั้ง ของไมโครโพรเซสเซอร์ ยกตัวอย่างเช่น ซีพียู 32 บิต จะหมายถึงชีพียูตัวนั้นสามารถทำโอเปอเรชั่นกับ ตัวเลขขนาด 32 บิตได้โดยอาศัยการประมวลผลคำสั่งเพียงครั้งเดียว ความจริงซีพียูขนาด 8 บิตก็ สามารถที่จะคำนวณตัวเลขขนาด 32 บิตได้ แต่ต้องทำการคำนวณหลายๆ ครั้งซึ่งผิดกับชีพียูขนาด 32 บิตที่สามารถคำนวณเสร็จได้ใน 1 ครั้ง จะเห็นว่าการเพิ่มขนาดของไมโครโพรเซสเซอร์จะช่วยลด จำนวนครั้งในการประมวลผลตัวเลขขนาดใหญ่ๆ ได้ ส่งผลให้ความร็วในการทำงานเพิ่มขึ้น ในอดีตเรา เคยเข้าใจกันผิดๆ ว่าขนาดของไมโครโพรเซสเซอร์ดูที่ขนาดข้อมูลที่ซีพียูสามารถอ่านได้ในแต่ละครั้ง ซึ่ง ไม่เป็นความจริง ยกตัวอย่างเช่น ซีพียู Pentium ซึ่งมีขนาด Data bus ขนาด 64 บิต แต่สามารถ คำนวณตัวเลขได้ครั้งละ 32 บิตเท่านั้น ตารางที่ 3.1 แสดงขนาดของไมโครโพรเซสเซอร์และขนาดของ แอดเดรสบัสและดาต้าบัส

ตารางที่ 3.1 ขนาดของไมโครโพรเซสเซอร์และแอดเดรสบัสและดาต้าบัส

| ซีพียู  | ขนาดของซีพียู | ขนาดของ Address bus | ขนาดของ Databus |
|---------|---------------|---------------------|-----------------|
| 8088    | 16            | 20                  | 8               |
| 8051    | 8             | 16                  | 8               |
| 80286   | 16            | 24                  | 16              |
| 80386DX | 32            | 32                  | 32              |
| 80386SX | 32            | 32                  | 16              |
| Pentium | 32            | 32                  | 64              |

สไลด์หน้าที่ 8 แสดงการทำงานของซีพียูซึ่งจะประกอบไปด้วยรอบการทำงาน 2 ขั้นตอนคือ Fetch และ Execute โดยที่ การเฟตช์ (Fetch) หมายถึงการอ่านคำสั่งจากหน่วยความจำเข้ามาใส่ใน ตัวโพรเซสเซอร์ ส่วนการเอกซีคิวต์ (Execute) จะหมายถึงการปฏิบัติการตามที่โอเปอเรชั่นของคำสั่ง ระบุจนเสร็จสิ้น เราเรียก 2 ขั้นตอนนี้ว่า Instruction cycle

สไลด์หน้าที่ 9-10 แสดงความสัมพันธ์ระหว่าง Stored program concept กับระบบบัสของไม โครโพรเซสเซอร์ โดยซีพียูจะเชื่อมต่อกับหน่วยความจำผ่านบัสทั้งสามบัส โดยต่อบัสแอดเดรสออกจาก รีจิสเตอร์ MAR (Memory Address Register) ไปยังหน่วยความจำ และซีพียูรับคำสั่งจากหน่วย ความ จำผ่านดาต้าบัสไปเก็บไว้ในรีจิสเตอร์ IR (Instruction Register)

สไลด์หน้าที่ 12 กล่าวถึงประเภทของคำสั่งของไมโครโพรเซสเซอร์ซึ่งสามารถแบ่งออกได้เป็น 4 จำพวกใหญ่ๆ ได้แก่

- 1. คำสั่งเคลื่อนย้ายข้อมูลระหว่างหน่วยความจำและรีจิสเตอร์ของซีพียู
- 2. คำสั่งคำนวณทางด้าน Arithmetic และ Logic บนข้อมูลที่ได้รับมา
- 3. คำสั่งควบคุมการทำงานของโปรแกรม (Program Sequencing and Control)
- 4. คำสั่งจัดการอุปกรณ์อินพุตเอาต์พุต (I/O transfer)

คำสั่งของซีพียูประกอบด้วย 2 ส่วน คือ โอเปอเรเตอร์ และโอเปอแรนด์ โดยโอเปอเรเตอร์ จะ ระบุว่าให้คำสั่งทำอะไร ส่วนโอเปอแรนด์จะระบุว่าคำสั่งนั้น ทำกับข้อมูลซึ่งเก็บอยู่ในไหน เนื่องจาก คำสั่งของซีพียูมีหลายแบบ คำสั่งของซีพียูบางสถาปัตยกรรมสามารถระบุโอเปอแรนด์ได้ถึง 3 ตัวใน คำสั่ง ในขณะที่บางสถาปัตยกรรมสามารถระบุจำนวนโอเปอแรนด์ในคำสั่งได้เพียงแค่ตัวเดียว โดยใน สไลด์หน้าที่ 13 แสดงคำสั่งของซีพียูแบบ 3-address ซึ่งสามารถระบุโอเปอแรนด์ได้ 3 ตัว ยกตัวอย่างเช่น คำสั่ง ADD R2, R0, R1ซึ่งมีโอเปอเรเตอร์คือ ADD ซึ่งเป็นการสั่งให้ทำการบวก ส่วน โอเปอแรนด์คือ ข้อมูลใน R0, R1 และเก็บผลลัพธ์ไว้ในรีจิสเตอร์ R2

โปรแกรมในสไลด์หน้าที่ 13 เป็นการเขียนคำสั่งของซีพียูที่มีคำสั่งแบบ 3-address ในการ บวกค่าในตัวแปร A, B, C เข้าด้วยกันและเก็บผลลัพธ์ในตัวแปร D จะเห็นว่าต้องใช้คำสั่งของซีพียูถึง 6 คำสั่งเพื่อทำโปรแกรมดังกล่าว

โปรแกรมในสไลด์หน้าที่ 14 เป็นการเขียนโปรแกรมหน้าที่เดียวกับโปรแกรมในสไลด์หน้าที่ 13 เพียงแต่เปลี่ยนมาใช้ซีพียูที่มีคำสั่งแบบ 2-address จะเห็นว่าแม้ซีพียูมีจำนวนโอเปอแรนด์ของคำสั่ง น้อยกว่าก็สามารถทำงานได้เช่นเดียวกับซีพียูที่มีคำสั่งแบบ 3-address

โปรแกรมในสไลด์หน้าที่ 15 แสดงการเขียนโปรแกรมหน้าที่เดียวกับโปรแกรมหน้าที่ 13 และ 14 แต่ใช้ซีพียูที่มีคำสั่งแบบ 1-address ซึ่งจะเห็นว่าใช้คำสั่งเพียง 4 คำสั่ง โดยในสถาปัตยกรรมแบบนี้ จะมีรีจิสเตอร์ภายในซีพียูที่เรียกว่า Accumulator(ACC) ซึ่งทุกคำสั่งจะทำงานกับข้อมูลในแอคคิวมูเล เตอร์และตำแหน่งหน่วยความจำที่ระบุ ยกตัวอย่างเช่น คำสั่ง LOAD [10000] หมายถึงให้ทำการอ่าน ข้อมูลในหน่วยความจำตำแหน่งที่ 10000 มาใส่ในแอคคิวมูเลเตอร์ และคำสั่ง ADD [10001] ซึ่งจะทำ การบวกค่าในแอคคิวมูเลเตอร์กับหน่วยความจำตำแหน่งที่ 10001 เข้าด้วยกัน และเก็บผลลัพธ์ไว้ใน แอคคิวมูเลเตอร์ ส่วนคำสั่ง STORE [10003] จะเป็นการนำข้อมูลในแอคคิวมูเลเตอร์มาเก็บใน หน่วยความจำตำแหน่ง 10003

รีจิสเตอร์ของซีพียูส่วนใหญ่แบ่งเป็น 2 ชนิด ได้แก่ รีจิสเตอร์ใช้งานทั่วไปและรีจิสเตอร์ใช้งาน เฉพาะหน้าที่ดังแสดงในสไลด์หน้าที่ 16 โดยรีจิสเตอร์ใช้งานพิเศษที่สำคัญคือ รีจิสเตอร์ PC (ProgramCounter) ซึ่งทำหน้าที่ชี้ตำแหน่งของหน่วยความจำที่ชีพียูจะเฟตซ์คำสั่งเข้ามาทำงานดัง แสดงในสไลด์หน้าที่ 18-23 โดยปกติค่ารีจิสเตอร์ PC จะเพิ่มค่าขึ้นทีละเป็นจำนวนไบต์ของคำสั่ง ยกเว้นมีการบรานซ์ของโปรแกรมดังแสดงในสไลด์หน้าที่ 24 และอีกรีจิสเตอร์ที่สำคัญซึ่งแสดงให้เห็น Flag หรือ Condition code ซึ่งแสดงสถานะการทำงานภายหลังจากการทำคำสั่งทางคณิตศาสตร์และ ลอจิก ในสไลด์หน้าที่ 25 แสดงแฟลกของซีพียู Z80 ซึ่งมีค่าแฟลกที่สำคัญคือ Carry flag ซึ่งบอกว่ามี การทดหรือยืมในการทำคำสั่งบวกหรือลบ ตามลำดับ ส่วนแฟลก Overflow ใช้ในการตรวจเช็คว่าค่า ผลลัพธ์จากการทำคำสั่งทางคณิตศาสตร์แล้วมีการเกินของค่าจากย่านที่ขนาดของซีพียูจะเก็บได้ซึ่งได้ เรียนมาแล้วจากบทที่ 2 ในเรื่องการตรวจเช็คสถานะ Overflow

ส่วนประกอบหลักของซีพียูในมุมมองของผู้ใช้โดยทั่วไปจะประกอบไปด้วยส่วนหลัก 2 ส่วนคือ ALU และ CU แต่ในมุมมองของผู้พัฒนาซีพียูจะมองว่าซีพียูประกอบไปด้วย 2 ส่วนดังแสดงในสไลด์ หน้าที่ 45 คือ Datapath และ Control Unit ส่วน Datapath จะประกอบไปด้วยรีจิสเตอร์ต่างๆ และ เส้นทางการเดินข้อมูลรวมทั้งตัว ALU ด้วย ดังนั้นจึงสามารถมองได้ว่า ALU เป็นสับเซ็ทของส่วน Datapath นั่นเอง

สไลด์หน้าที่ 46 แสดงโครงสร้าง Datapath ภายในของซีพียูซึ่งมีโครงสร้างบัสภายในแบบบัส เดี่ยว โดยประกอบไปด้วยรีจิสเตอร์ใช้งานทั่วไปซึ่งมองเห็นได้โดยโปรแกรมเมอร์ คือได้แก่รีจิสเตอร์ RO-R(n-1) และนอกจากนี้ยังมีรีจิสเตอร์และอุปกรณ์ที่โปรแกรมเมอร์มองไม่เห็นอีกหลายตัว อันได้แก่

- 1. รีจิสเตอร์ PC (Program Counter) ทำหน้าที่เก็บแอดเดรสของคำสั่งที่ซีพียูจะทำการเฟตช์คำสั่งเข้า มาทำงาน
- 2. รีจิสเตอร์ MAR (Memory Address Register) ทำหน้าที่เก็บค่าแอดเดรสของหน่วยความจำที่ซีพียู ต้องการติดต่อ
- 3. รีจิสเตอร์ MDR (Memory Data Register) ทำหน้าที่รับ/ส่งข้อมูลระหว่าง Data bus ภายนอกของ ไมโครโพรเซสเซอร์และบัสภายในของไมโครโพรเซสเซอร์
- 4. รีจิสเตอร์ IR (Instruction Register) ใช้ในการเก็บคำสั่งปัจจุบันที่ซีพียูอ่านได้จากหน่วยความจำ เพื่อทำการถอดรหัสว่าจะทำ Operation ใดกับคำสั่งนั้นๆ
- 5. รีจิสเตอร์ Z ใช้ในการเก็บข้อมูลชั่วคราวในการทำคำสั่งทางคณิตศาสตร์ของ ALU
- 6. ALU (Arithmetic and Logical Unit) ทำหน้าที่คำนวณทางด้านคณิตศาสตร์และลอจิก
- 7. รีจิสเตอร์ Y ใช้ในการพักข้อมูลชั่วคราวก่อนที่จะป้อนสู่ ALU
- 8. MUX ทำหน้าที่เลือกว่าจะนำค่าคงที่ค่า "4" หรือค่าจากรีจิสเตอร์ Y ป้อนเข้าสู่ ALU

ในตัวอย่างนี้จะถือว่าซีพียูในสไลด์หน้าที่ 46 เป็นซีพียูขนาด 32 บิต โดยการทำงานของซีพียูจะ แสดงให้เห็นในสไลด์หน้าที่ 47 โดยเริ่มจากการเฟตซ์คำสั่งโดยส่งค่าจากรีจิสเตอร์ PC ไปใส่ใน รีจิสเตอร์ MAR ค่าจากรีจิสเตอร์ MAR จะต่อโดยตรงกับแอดเดรสบัส ซีพียูจะแอกตีฟสัญญาณ Memory Read ที่ Control bus เพื่อบอกหน่วยความจำว่าต้องการอ่านคำสั่งจากหน่วยความจำ หน่วยความจำจะส่งข้อมูลตำแหน่งที่ระบุมาให้โพรเซสเซอร์ผ่านดาต้าบัสมาเก็บไว้ในรีจิสเตอร์ MDR จากนั้นซีพียูจะสั่งให้รีจิสเตอร์ MDR ส่งข้อมูลในรีจิสเตอร์ IR ผ่านทางบัสภายใน หลังจากที่รีจิสเตอร์ IR ได้คำสั่งเข้ามา ก็จะต้องเพิ่มค่า PC ให้ไปชี้ตำแหน่งถัดไป โดยจะต้องบวกค่า PC ด้วยค่า 4 สาเหตุที่ ต้องบวกด้วยค่า 4 เพราะซีพียูขนาด 32 บิตมีขนาดของคำสั่งขนาด 32 บิตซึ่งต้องการจำนวนแอดเดรส ของหน่วยความจำจำนวน 4 แอดเดรสในการเก็บ โดย 1 ตำแหน่งแอดเดรสเก็บข้อมูลได้ 8 บิตหรือ 1 ไทเต์

ขั้นตอนการเอกซีคิวต์จะเริ่มจากการที่ซีพียูถอดรหัสคำสั่งว่าคำสั่งนั้นเป็นคำสั่งอะไร ยกตัว อย่าง เช่น ในสไลด์หน้าที่ 48 เป็นการเอกซีคิวต์คำสั่ง ADD R1,R2 ซึ่งเป็นการนำค่าในรีจิสเตอร์ R1, R2 มาบวกค่ากัน แล้วเก็บผลลัพธ์ลงในรีจิสเตอร์ R1 ก็จะมีการทำงานเริ่มจากการอ่านค่าจากรีจิสเตอร์ R1 ไปเก็บไว้ในรีจิสเตอร์ Y และสั่งให้มัลติเพลกเซอร์เลือกค่า Y ลงสู่ ALU จากนั้นจึงส่งค่า R2 ให้ ALU ผ่านทาง Internal bus จากนั้น Control Unit จึงสั่งให้ ALU ทำการบวกค่าใส่ในรีจิสเตอร์ Z หลังจาก นั้นจึงนำค่าในรีจิสเตอร์ Z เขียนค่าลงในรีจิสเตอร์ R1 เป็นอันเสร็จสิ้นการเอกซีคิวต์คำสั่ง ADD R1,R2

จากคำสั่ง ADD R1, R2 ที่ทำงานบน Datapath แบบ Single bus ที่ผ่านมาจะเห็นว่าใน ขั้นตอนการเอกซีคิวต์นั้นเราไม่สามารถที่จะอ่านข้อมูลจาก R1 และ R2 ขึ้นมาพร้อมกันได้ทั้งนี้เพราะ คุณลักษณะของบัสจะอนุญาตให้มีเพียงอุปกรณ์เพียงตัวเดียวเท่านั้นที่สามารถเขียนข้อมูลลงสู่บัสได้ หากเราดัดแปลงให้ Datapath มีจำนวนบัสมากขึ้นเป็น 3 บัสดังแสดงในสไลด์หน้าที่ 52 เราจะสามารถ อ่านข้อมูลจากรีจิสเตอร์ R1, R2 ขึ้นมาพร้อมๆ กับเขียนผลลัพธ์ลงไปในรีจิสเตอร์ R1 ได้ ส่งผลให้เวลา ในการเอกซีคิวต์คำสั่ง ADD R1,R2 ลดลง

สถาปัตยกรรมของชีพียูแบบ 3 บัส จะเหมาะมากกับชีพียูที่มีคำสั่งแบบ 3-address ในสไลด์ หน้าที่ 53 แสดงให้เห็นถึงการทำงานของคำสั่ง ADD R6, R5, R4 ซึ่งเป็นแบบ 3-address โดยในสเตท ที่ 1-3 จะเป็นการเฟตช์คำสั่งส่วนการเอกซีคิวต์คำสั่งจะสามารถทำได้โดยต้องการเพียงสเตท 4 เพียง สเตทเดียวในการอ่านค่าจาก R5 และ R4 เพื่อป้อนให้กับ ALU และนำผลลัพธ์จาก ALU มาเขียนลงใน R6 พร้อมๆ กัน

หน้าที่ของวงจร Control unit คือส่งสัญญาณควบคุมการทำงานของวงจรต่างๆ ภายใน Datapath ให้สามารถทำงานได้ตามที่ต้องการ วงจร Control Unit แบ่งออกได้เป็น 2 ประเภทคือแบบ Hardwired และแบบ Micro-programmed สไลด์หน้าที่ 55-57 จะแสดงตัวอย่างของสัญญาณควบคุม ที่ต้องใช้ในการทำคำสั่ง 3 คำสั่งคือคำสั่ง ADD, Branch, Branch<0 โดยค่าสัญญาณควบคุมต่างๆ จะต้องนำไปคิดในขั้นตอนการออกแบบ Control Unit

สไลด์หน้าที่ 58 แสดงบล็อกไดอะแกรมของคอนโทรลยูนิตแบบ Hardwired โดยจะมีวงจร Control Step Counter ทำหน้าที่เป็น Counter ซึ่งจะนับค่าขึ้นหนึ่งค่าเมื่อมีสัญญาณคล๊อกเข้ามา 1 คล๊อก วงจร Encoder จะรับค่าจาก Control Step Counter และคำสั่งจาก Instruction Register เข้า มาเพื่อเข้ารหัสเป็นสัญญาณควบคุม นอกจากนี้ในการทำงานของวงจร Control Unit ยังต้องรับค่า สัญญาณภายนอกและ Condition Code เข้ามาประมวลผลด้วย ตัวอย่างสัญญาณภายนอกเช่น สัญญาณ Memory Function Complete ในขั้นตอนการเฟตช์คำสั่ง และตัวอย่างสัญญาณจาก Condition code เช่นการตัดสินใจการบรานซ์กรณีทำคำสั่งบรานซ์แบบมีเงื่อนไข เป็นต้น

สไลด์หน้าที่ 59 ได้ขยายวงจรในหน้าที่ 58 ให้ละเอียดขึ้นโดยวงจร Control Step Counter จะ แยกเป็นวงจร Counter และวงจร Step Decoder โดยหากเรามองย้อนไปยังสไลด์หน้า 55-57 จะเห็น ว่าคำสั่งแต่ละคำสั่งจะประกอบไปด้วยหลายขั้นตอนในการทำงาน ซึ่งจะสังเกตเห็นว่าทั้งการทำงาน ของทั้งสามคำสั่งมีการส่งสัญญาณควบคุมในขั้นตอนที่ 1 ถึงขั้นตอนที่ 3 เหมือนกัน ดังนั้น วงจร Step decoder จะบอกวงจร Encoder ว่าในปัจจุบันซีพียูกำลังทำงานที่สเตทใด วงจร Encoder จะได้ส่ง สัญญาณควบคุมออกไปได้ถูกต้องอย่างที่มันควรจะเป็น และแม้ว่าทุกคำสั่งจะต้องการสัญญาณ ควบคุมในส่วนของการเฟตซ์เหมือนกันแต่การเอกซีคิวต์ของแต่ละคำสั่งจะใช้สัญญาณควบคุมต่างกัน มาก ดังจะเห็นว่าในขั้นตอนที่ 4 ของการเอกซีคิวต์คำสั่ง ADD R1,[R3] นั้นจะต้องการสัญญาณที่แอก

ตีฟ 3 สัญญาณคือ R3out, MARin, Read ส่วนการเอกซีคิวต์คำสั่งบรานซ์ในขั้นตอนที่ 4 กลับต้องการ ควบคุม 3 สัญญาณคือ Offset-field-of-IRout, ADD, Zin ดังนั้นหลังจากเฟตช์เสร็จแล้ววงจร Encoder จะต้องการรู้ด้วยว่าคำสั่งที่ต้องการเอกซีคิวต์เป็นคำสั่งใด ซึ่งวงจร Instruciton Decoder จะทำหน้าที่ บอกวงจร Encoder ว่าในขณะนั้นๆ ซีพียูกำลังทำคำสั่งใด

ในการสร้างสัญญาณควบคุมจะต้องรู้สัญญาณที่แอกตีฟในแต่ละขั้นตอนของทุกคำสั่ง ตัวอย่างในสไลด์หน้าที่ 60 แสดงให้เห็นการสร้างสัญญาณควบคุม Zin ซึ่งจะเห็นได้ว่าสัญญาณ Zin จะแอกตีฟที่ T1 ของทุกคำสั่ง และแอกตีฟที่ T6 ของคำสั่ง ADD และแอกตีฟที่ T4 ของคำสั่ง Branch ดังนั้นวงจรในการสร้างสัญญาณ Zin ก็จะมีสมการเป็น Zin = T1 + (T6·ADD) + (T4·BR)+..... และ สามารถสร้างเป็นวงจรดังในสไลด์หน้าที่ 61 ส่วนสัญญาณ END ก็ใช้วิธีการพิจารณาการแอกตีฟของ แต่ละสเตทเช่นเดียวกัน วงจรของการสร้างสัญญาณ END แสดงในสไลด์หน้า 62

ในการสร้างคอนโทรลยูนิตแบบ Hardwired จะเห็นว่าเรานำวงจรฮาร์ดแวร์มาเชื่อมต่อ (Wiring) เข้าด้วยกัน ซึ่งวงจรที่ได้จะมีความซับซ้อนสูงมาก ดังนั้นในการสร้างวงจรควบคุมจึงมีผู้เสนอ วิธีการอีกวิธีขึ้นมานั่นคือการใช้ micro program โดยในสไลด์หน้าที่ 63 แสดงบล๊อกไดอะแกรมของ วงจรคอนโทรลยูนิตแบบนี้ หลักการทำงานคือ หากเราพิจารณาให้ดีจะเห็นว่าสัญญาณควบคุมของแต่ ละสเตปการทำงานก็คือการส่งค่า 1 และค่า 0 ให้กับสัญญาณควบคุมนั้นๆ ดังแสดงในตารางของ สไลด์หน้าที่ 64 ซึ่งจากตารางจะเห็นว่า ในสเตปที่ 1 มีสัญญาณที่เป็นลอจิก 1 อยู่ 6 เส้น และเส้นอื่นๆ เป็นลอจิกศูนย์ ดังนั้นจึงเกิดแนวคิดว่าแทนที่จะสร้างวงจรตรวจสอบการทำงานของแต่ละสเตทก็ให้ สร้าง ROM ขึ้นมาเก็บค่าสถานะของสัญญาณควบคุมแต่ละสเตทไปเลย และให้ ROM 1 ตำแหน่งเก็บ ค่าสัญญาณควบคุมของ 1 สเตทของคำสั่งใดๆ ซึ่งเราเรียก 1 ตำแหน่งของข้อมูลใน ROM นี้ว่า Microinstruction ในรูปของสไลด์หน้าที่ 63 จะเรียก ROM ว่าเป็น Control Store

การทำงานของ CU แบบนี้เริ่มจากจะต้องป้อนค่าแอดเดรสของ ROM ที่ต้องการอ่านสัญญาณ ควบคุมออกมาโดยวงจร Starting-and-branch-address generator เข้าที่ uPC (micro program counter) โดยค่าใน uPC จะเพิ่มขึ้นทีละ 1 ค่าเมื่อได้รับสัญญาณคล๊อกเข้ามา 1 ลูก ในบางครั้งค่าของ uPC อาจมีการบรานช์ได้ โดยวงจร Starting-and-branch-address generator อาจรับค่าของ คำสั่ง เข้ามาเพื่อบรานซ์ไปอ่าน micro-program ของคำสั่งที่ต้องการ

\_\_\_\_\_